On Jul 27, 6:25=A0am, Rhydian <n...@rblack01.plus.com> wrote:
> [Also posted to comp.lang.vhdl by mistake, sorry about that]
>
> Hi,
>
> I'm trying to debug a Cyclone design which writes values taken from a
> lookup table to the address inputs of a crosspoint analog switch. =A0The
> problem is that everything looks OK in the Quartus simulator, but when
> I test the design on the target hardware it seems to be pulling the
> wrong values out of the LUT. =A0I have tried enabling SignalTap and
> probing the output pins during the write operation, SignalTap reports
> correct operation but the outputs, as measured on a real logic
> analyser, are wrong.
>
> E.g. for CHANNEL=3D1, eeprom_en=3D'0', path=3D0 I should get 0,0,0,0,B,A,
> 3,2, I actually get 0,0,0,0,9,8,3,2
>
> The lookup table is implemented thus:
>
> library ieee;
> use ieee.std_logic_1164.all;
> use ieee.numeric_std.all;
>
> entity xpswitch is
> =A0 =A0 =A0 =A0 generic(PLL_CLK_FREQ : integer;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 CHANNEL =A0 =A0 =A0: integer);
> =A0 =A0 =A0 =A0 port(
> =A0 =A0 =A0 =A0 pll_clk =A0 =A0 : in std_logic;
> =A0 =A0 =A0 =A0 sys_rst =A0 =A0 : in std_logic;
> =A0 =A0 =A0 =A0 path_index =A0: in integer range 0 to 7;
> =A0 =A0 =A0 =A0 eeprom_en =A0 : in std_logic;
> =A0 =A0 =A0 =A0 go =A0 =A0 =A0 =A0 =A0: in std_logic;
> =A0 =A0 =A0 =A0 busy =A0 =A0 =A0 =A0: out std_logic;
> =A0 =A0 =A0 =A0 AX =A0 =A0 =A0 =A0 =A0: out std_logic_vector(3 downto 0);
> =A0 =A0 =A0 =A0 AY =A0 =A0 =A0 =A0 =A0: out std_logic_vector(2 downto 0);
> =A0 =A0 =A0 =A0 CS =A0 =A0 =A0 =A0 =A0: out std_logic;
> =A0 =A0 =A0 =A0 DAT =A0 =A0 =A0 =A0 : buffer std_logic;
> =A0 =A0 =A0 =A0 RST =A0 =A0 =A0 =A0 : out std_logic;
> =A0 =A0 =A0 =A0 STRB =A0 =A0 =A0 =A0: out std_logic
> =A0 =A0 =A0 =A0 );
> end xpswitch;
>
> architecture rtl of xpswitch is
>
> =A0 =A0 =A0 =A0 type t_ax_lut is array(0 to 7) of std_logic_vector(3 down=
to
> 0);
> =A0 =A0 =A0 =A0 signal ax_lut : t_ax_lut;
> =A0 =A0 =A0 =A0 signal ay_count : integer range 0 to 7;
>
> begin
>
> =A0 =A0 =A0 =A0 p_lut : process(eeprom_en, path_index) begin
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 case CHANNEL is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D>
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 if(eeprom=
_en =3D '1') then
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"B", x"A", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"4", x"5", x"E",x"F");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"3", x"2", x"B",x"A");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"E", x"F", x"4",x"5");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"7", x"6", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 else
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"B", x"A", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"9", x"8", x"6",x"7");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"4", x"5", x"E",x"F");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"6", x"7", x"9",x"8");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"3", x"2", x"B",x"A");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"9", x"8", x"6",x"7");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"E", x"F", x"4",x"5");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"6", x"7", x"9",x"8");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 end if;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D>
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 if(eeprom=
_en =3D '1') then
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"3", x"2", x"A", x"B", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"E", x"F", x"5", x"4", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"B", x"A", x"2", x"3", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"4", x"5", x"F", x"E", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"8", x"9", x"7",x"6");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 else
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"3", x"2", x"A", x"B", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"6", x"7", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"E", x"F", x"5", x"4", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"9", x"8", x"7", x"6", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"B", x"A", x"2", x"3", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"6", x"7", x"8", x"9", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"4", x"5", x"F", x"E", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"9", x"8", x"7", x"6", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 end if;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D>
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 if(eeprom=
_en =3D '1') then
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"B", x"A", x"6", x"7", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"8", x"9", x"F", x"E", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"7", x"6", x"A", x"B", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"E", x"F", x"9", x"8", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"0", x"0", x"0", x"0", x"4", x"5", x"3",x"2");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 else
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 case path_index is
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 0 =3D> ax_lut <=3D
> (x"B", x"A", x"6", x"7", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 1 =3D> ax_lut <=3D
> (x"5", x"4", x"3", x"2", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 2 =3D> ax_lut <=3D
> (x"8", x"9", x"F", x"E", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 3 =3D> ax_lut <=3D
> (x"2", x"3", x"4", x"5", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 4 =3D> ax_lut <=3D
> (x"7", x"6", x"A", x"B", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 5 =3D> ax_lut <=3D
> (x"5", x"4", x"3", x"2", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 6 =3D> ax_lut <=3D
> (x"E", x"F", x"9", x"8", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 =A0 =A0 =A0 =A0 when 7 =3D> ax_lut <=3D
> (x"2", x"3", x"4", x"5", x"0", x"0", x"0",x"0");
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =
=A0 =A0 end case;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 end if;
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 when others =3D>
> =A0 =A0 =A0 =A0 =A0 =A0 =A0 =A0 end case;
> =A0 =A0 =A0 =A0 end process;
>
> =A0 =A0 =A0 =A0 AX <=3D ax_lut(ay_count);
>
> There are 3 instances of this code in the design, with different
> switch mappings selected by the CHANNEL parameter. =A0 They all show the
> same problem, 'B','A' is consistently replaced by '9','8'.
>
> I can't resolve this discrepancy I'm seeing between what the tools are
> telling me and the behaviour when running on the target. =A0The internal
> PLL is being used to generate a 57.6 MHz global clock; Quartus timing
> analysis shows f_max as about 85 MHz so i don't think it is a timing
> issue. =A0I have checked the pin assignments by driving the AX outputs
> with a 4-bit counter which cycles continuously, this works correctly
> as seen on the simulator and the external logic analyser.
>
> Any ideas? =A0I have raised a support case with Altera, no response as
> yet.
>
> TIA
>
> R.
The output will depend on CHANNEL, eeprom_en, path_index but also
ay_count. The first three are inputs, but I don't see where ay_count
is ever assigned a value. Is this signal being set correctly? I
can't explain your symptoms by assuming this signal is not correct,
but it is the only issue I see that might wrong. I also can't explain
your symptoms by assuming any of the inputs are wrong, but fixed.
Could an input be changing as the measurements are made?
I assume that ay_count free runs through a sequence and the data you
list are the same four signals sampled in time? If so, you only have
one output of the four that is wrong. Can you use SignalTap to look
at all the intermediate points and narrow down where it is failing? I
prefer to route the signals out to pins and use the logic analyzer or
scope to look at stuff. I have to use a tool a lot to trust it
(meaning to trust that I am using it right).
Rick